Господа Топологи @pcb_designers Channel on Telegram

Господа Топологи

@pcb_designers


Информационно-новостной канал по продуктам для проектирования, анализа и верификации печатных плат от Mentor, A Siemens Business.
Чат: @PCB_Designers_Chat
SiP: @sip_design
Web: https://eda.sw.siemens.com/en-US/pcb/products

Господа топологи (Russian)

Добро пожаловать в информационно-новостной канал "Господа топологи"! Если вы увлечены проектированием, анализом и верификацией печатных плат, то это место именно для вас. Здесь вы найдете актуальные новости и информацию о продуктах от Mentor, A Siemens Business, которые помогут вам в вашей работе. Наш канал предназначен для специалистов в области электроники, которые стремятся быть в курсе последних тенденций и разработок в данной области. Подписывайтесь на наш чат @PCB_Designers_Chat для общения с единомышленниками и обмена опытом, а также наш подканал @sip_design для информации о системах-в-пакете. Посетите также наш веб-сайт по ссылке https://eda.sw.siemens.com/en-US/pcb/products для более подробной информации о продуктах. Присоединяйтесь к нам и расширяйте свои знания в области проектирования печатных плат вместе с нами!

Господа Топологи

10 Feb, 08:52


Макетные платы, неотъемлемая часть разработки любых электронных устройств.

Решил расширять ассортимент полезных штуковин для сообщества и вот первое, в связи с чем запускаю гив.

Для участия:
- Необходимо быть участником сообществ "сборка чат" и "кружок".
- Пройти верификацию в чатах.
- Находиться на территории РФ (либо сами выдумывайте как вам доставить)

Немного технических характеристик:
- Размер платы 10х15см.
- Два входа (или выхода).
- Реле байпаса (опционально).
- Ёмкостный сенсор (байпас или гейт).
- Стабилизатор напряжения 5в.
- Изменяемая полярность.
- Земля по контуру макетной платы.

В конкурсе 2 победителя по одному набору каждому.

Удачи и творческих успехов.

Участников: 34
Призовых мест: 2
Дата розыгрыша: 12:00, 11.02.2025 MSK (1 день)

Господа Топологи

09 Feb, 10:59


40 Years of PDM/PLM:
The Status Quo and the Future

Господа Топологи

08 Feb, 20:42


Ловите, кому надо 😜

Господа Топологи

08 Feb, 17:40


Понравилось задача из одной книги по архитектуре. Довольно редкий случай, когда решений подобных задач может помочь в работе. Коллеги инженеры, у кого какие идеи?

Господа Топологи

07 Feb, 07:06


😊 Мы продолжаем подготовку к нашей конференции в Санкт-Петербурге 25 февраля

Будучи одним из крупнейших игроков в сфере электроники, наша компания всегда готова поделиться экспертным взглядом на рынок электроники с точки зрения развития сферы печатных плат, а также рассказать про возникающие в ней инженерные вопросы, новые требования и параметры производства.

Генеральный директор ГРАН Груп Александр Афанасьев и руководитель отдела подготовки производства Ирина Иванова выступят с докладами, в которых поделятся своими мыслями и видением на эти и многие другие вопросы.

📊 Подробности и регистрация на конференцию.

Присоединяйтесь, будет интересно! 🚀

Господа Топологи

06 Feb, 13:51


#вакансия #работа
Мы компания OpenYard :
✔️ Наш сайт: https://openyard.ru/

Вакансия: Старший инженер-тополог
График работы гибрид 4 в офисе/1 удаленка

Ищем инженера-тополога, которому предстоит разрабатывать топологию печатных плат. Ждём кандидатов с профильным образованием, пониманием принципов DFM, DFA, DFT и опытом разработки плат с высокоскоростными интерфейсами.

Какие задачи вас ждут:
• Разработка топологии печатных плат для цифровой быстродействующей аппаратуры в соответствии с электрической схемой;
• Расчет бюджета потерь для интерфейсов и параметров линий передач;
• Формирование и оптимизация стека печатных плат с учётом их стоимости, доступности материалов и технологичности;
• Анализ целостности сигналов для скоростных интерфейсов, анализ цепей распределения питания (мы предпочитаем САПР Sigrity);
• Подготовка выходных файлов для производства;
• Взаимодействие и техническая поддержка производства PCB и сборочной линии;
• Ревью дизайнов печатных плат коллег;

Мы ждём, что вы:
• Окончили вуз по специальности «Конструирование и производство радиоаппаратуры» или смежной с ней или имеете подтверждённый опыт разработки печатных плат;
• Понимаете принципы Design for Manufacturing (DFM), Design for Assembly (DFA), Design for Test (DFT) и умеете их применять;
• Работали в Cadence Allegro/OrCAD (или Mentor PADS, Altium Designer), либо готовы самостоятельно освоить Cadence Allegro;
• Создавали топологию с применением интерфейсов DDR3/4/5, PCI Express, USB, SATA, 10GbE и др.;
• Знаете технологии производства печатных плат (в том числе гибких или гибко-жёстких);
• Имеете опыт разработки и оптимизации проектов для серийного производства плат и умеете решать проблемы в этом направлении;
• Владеете английским языком на уровне, достаточном для понимания содержания datasheet и design guide для платформ;

Будет плюсом, если вы:
• Анализировали целостность сигналов и/или питания (Signal Integrity / Power Integrity);
• Создавали fanout для процессоров или крупных BGA-корпусов (более 1000 выводов);
• Рассчитывали параметры tabbed routing, применяли snake routing;
• Разрабатывали HDI-платы с применением blind via, buried via;

Контакты для связи с рекрутером
8928 817 60 92 Светлана
Telegram @SvetlanaBozeo

https://hh.ru/vacancy/115147084

Господа Топологи

05 Feb, 18:43


Инструкция о том как паять и чинить микроэлектронику от американских военных. 900 страниц с подробными иллюстрациями и фотографиями. Покрыты даже совсем маргинальные темы типа «как починить сломанную пополам плату».

В общем, это вам не туториалы по пайке от Ледиады и даже не знаменитый комикс «Паять просто». Пролистывания по-диагонали мне хватило чтобы убедиться, что я вообще не умею паять, а тамошние инструкторы поставили бы моим поделкам 3/10 и то если бы были в хорошем настроении.

Полное название документа STANDARD MAINTENANCE PRACTICES MINIATURE/MICROMINIATURE (2M) ELECTRONIC ASSEMBLY REPAIR (USAF TO 00-25-259). Я публикую его потому что на титульнике написано "Approved for public release; distribution is unlimited."

Господа Топологи

31 Jan, 16:46


У ТСП интересное вышло.
https://www.youtube.com/watch?v=O9QPecpLcnA

Господа Топологи

31 Jan, 10:02


Ура! Теперь нас 2000

Господа Топологи

31 Jan, 09:59


как волнительно то!

Господа Топологи

25 Jan, 06:57


https://habr.com/ru/companies/grangroup/articles/875508/

Господа Топологи

22 Jan, 07:40


Мы уже как-то обсуждали как по-инженерному определять номинальное напряжение керамического конденсатора. А что на счет танталовых?

Танталовые конденсаторы вообще очень чувствительны к overvoltage и весьма эффектно взрываются, даже при небольшом перенапряжении.
Наиболее частый и простой совет от опытных инженеров или даже от производителей - используйте тантал с номинальным напряжением в 2 раза больше, чем ваше рабочее напряжение.
Т.е. рабочее напряжение должно быть 50% от номинального напряжения танталового конденсатора. Это простой, но упрощенный ответ на вопрос. А потому, всеми любимый и популярный.

Но точно ли значение 50% всегда применимо? А можно выбрать 60%?
А 90%? А если очень хочется?
А есть смысл снижать до 40%, чтоб вот прям наверняка?

Честный инженерный ответ на все эти вопросы: "это зависит". И в этой статье я попробую разобраться от чего же именно это зависит.

Господа Топологи

21 Jan, 09:26


Раменское приборостроительное конструкторское бюро (РПКБ)
Мы ищем в свою команду ведущего инженера-технолога (печатные платы).

График работы: 5/2

Что нужно делать:
- Техническое сопровождение процесса производства печатных плат, разработка типовых и специальных технологических процессов и технических указаний для повышения качества изготавливаемых печатных плат и уменьшения затрат, организация работ по КСТД, подбору и проверке режимов и материалов для производства печатных плат;

- Освоение и постановка на производство новых технологий получения печатных плат более высокого класса точности, руководство техническим направлением развития цеха печатных плат, подбор оборудования, оформление технических заданий и участие в пуско-наладочных работах.

Наши ожидания:
- Высшее профильное образование;
- Релевантный опыт работы от 1 года;
- Знание ЕСКД, ЕСТД, нормативных материалов, касающиеся технологической подготовки производства, технологии производства гальванических покрытий, технологии производства печатных плат;
- Навыки в области разработки типовых технологических процессов и подбора материалов для формирования покрытий, слоёв;
- Знание основ лабораторного анализа, свойств материалов и методик их проверки.

Со своей стороны мы предлагаем официальное оформление по ТК РФ, официальную достойную оплату труда (оклад + ежемесячные премии до 30-50% от оклада, надбавки и др.), предоставление общежития квартирного/семейного типа (для кандидатов рассматривающих релокацию).

Ссылка на вакансию: https://hh.ru/vacancy/115900500

#Вы в хорошей команде

Контакты для связи с отделом по подбору персонала АО "РПКБ":
Почта: [email protected]
Номер телефона: 89269142819 (Telegram, WhatsApp, Viber)

Господа Топологи

20 Jan, 16:26


Сумка для настоящего тополога😁
https://www.lamoda.ru/p/rtlado287001/bags-houseofflorence-sumka/

Господа Топологи

20 Jan, 09:26


#вакансия #работа

Раменское приборостроительное конструкторское бюро (РПКБ) — российское проектно-конструкторское бюро, ведущий в России разработчик бортового радиоэлектронного оборудования для летательных аппаратов всех типов.

График работы: 5/2.

Мы ищем в свою команду монтажников РЭА и приборов (слесарей-сборщиков авиационных приборов).

Что нужно делать:
- Осуществление контроля паяемости двухсторонних и многослойных печатных плат (ПП);
- Осуществление сборки модулей на печатных платах с шагом не менее 1 мм;- Осуществление сборки различных видов входящих модулей на многослойных ПП, пайки планарных микросхем с шагом до 0,5мм и чип компонентов;
- Осуществление монтажа и демонтажа ЭРЭ, предназначенных для установки методом поверхностного монтажа ( чип-компоненты типоразмера 0201) на платах с шагом до 0,5мм;- Осуществление сборки и ремонта ПП с использованием ремонтной паяльной станции в соответствии с типовым технологическим процессом;
- Осуществление монтажа и демонтажа микросхем на оборудовании системы ERSA в соответствии с типовым технологическим процессом;- Осуществление сборки модулей экранных с применением различных защитных стекол;
- Осуществление сборки авиационных приборов средней сложности.

Наши ожидания:
- Среднее, среднее специальное образование.- Опыт работы от 1 года слесарем-сборщиком, монтажником будет преимуществом;
- Основы охраны труда;- Инструкции и типовые технологические процессы, применяемые при выполнении монтажных работ;
- Инструкция "Защита от статического электричества";
- Основы механики, слесарного дела в объеме выполняемых работ;
- Назначение и свойства применяемых материалов;
- Основные понятия по электро- и радиотехнике;
- Определение качества пайки в соответствии с типовым технологическим процессом.

Со своей стороны мы предлагаем официальное оформление по ТК РФ, официальную достойную оплату труда (оклад + ежемесячные премии до 30-50% от оклада, надбавки и др.), предоставление общежития квартирного/семейного типа (для кандидатов рассматривающих релокацию).

Ссылка на вакансию: https://hh.ru/vacancy/92082325


Контакты для связи с отделом по подбору персонала АО "РПКБ":
Почта: [email protected]
Номер телефона: 89269142819

Господа Топологи

17 Jan, 11:36


#вакансия #работа

Компания: Элвис, российский дизайн-центр.
Мы в поиске Старшего инженера-тополога цифровых СБИС (Senior Backend ASIC Engineer).

Формат работы: #удаленнаяработа #гибрид #офис
Категории: #ASICengineer #Тополог #СБИС #ASIC #Cadence #Synopsys #Verilog #RTL
Что нужно делать: Проектировать топологию цифровых СБИС (ASIC)
Обязанности:
• Валидация входного нетлиста и файла временных ограничений
• Проектирование планировки кристалла
• Проектирование сетки питания
• Размещение стандартных ячеек
• Трассировка
• Опыт в проектировании топологии цифровых и цифро-аналоговых СБИС
• Знание маршрутов изготовления СБИС
• Физическая верификация
• Анализ сетки питания
• Анализ временных путей

Необходимый стек: ASIC, Cadence Innovus либо Synopsys IC Complier, Verilog /SystemVerilog, умение читать и понимать RTL.
Резюме можно присылать на почту [email protected] или писать в личку :)
Виктория, Менеджер по подбору, НПЦ Элвис.
@VictoriaElvees

Господа Топологи

14 Jan, 16:14


ЗЫ Вопрос про перенумерацию в соответствии с компоновкой на плате

Господа Топологи

14 Jan, 11:43


#вакансия: Ведущий инженер-конструктор печатных плат

Москва, есть возможность работать удаленно из других городов
Опыт от 3 лет
Зп от 200 000 gross
Обязанности:
Формирование стэка печатных плат.
Разработка топологии (трассировка) печатных плат.

Требуется:
*Опыт в области разработки и проектирования многослойных печатных плат с высокоскоростными цепями;
*Знание и понимание электронных компонентов, материалов и технологий производства и монтажа печатных плат;
*Опыт создания структуры платы с учетом ограничений по толщине, числу слоев, требований к сигнальным слоям, импедансу цепей на них и т.п.;
*Понимание что такое SI/PI, и что это значит при разработке плат;
*Опыт оптимизации структуры на платах для сохранения целевого импеданса;
*Будет плюсом опыт работы в Cadence Allegro

Откликнуться можно:
https://careers.yadro.com/vacancy/17952/
https://nn.hh.ru/vacancy/110893453
Или написать @kukinaa

Господа Топологи

13 Jan, 10:17


Про антенны для самых маленьких

Господа Топологи

09 Jan, 10:33


Отличные новости: YADRO приглашает на Зимнюю Школу «Программирование для RISC-V»

Открыта регистрация на онлайн-лекторий и проектную работу!

На онлайн-лектории вы познакомитесь с архитектурой RISC-V, спецификой компиляции, запуска операционных систем и приложений, а также анализа производительности в RISV-V окружении. Лекции ведут эксперты в области системного программирования из YADRO, СПбГУ и ННГУ им. Лобачевского.

Проекты: YADRO отберет лучших студентов и пригласит их в Санкт-Петербург, Нижний Новгород, Новосибирск или Минск, чтобы принять участие в проектной работе.
Регистрируйтесь на сайте и скорее и делитесь новостью с друзьями!

Господа Топологи

08 Jan, 06:03


Интересные способы показать, как работают микросхемы.

Эта интерактивная симуляция позволяет заглянуть внутрь цифровой конструкции во время ее работы!

Попробовать можно здесь

Это клеточный автомат Александра Мордвинцева, записанный на Tiny Tapeout 9.

И нет, это не запись! Он извлекает нетлист из GDS, и он запускается прямо в вашем браузере!

Я думаю, это отличный пример того, как люди, только начинающие работать с #ASIC, могут создать что-то новое и неожиданное.

Представьте себе, симуляция ASIC на уровне затворов, запущенная в вашем браузере!

Господа Топологи

06 Jan, 11:14


Полная версия, спасибо нашему чатику!

Господа Топологи

06 Jan, 10:56


Power Electronics Step-by-Step
Design, Modeling, Simulation, and Control
by Weidong Xiao

#литература #теория

Это только 1 часть, внезапно

Господа Топологи

06 Jan, 06:06


Вся мировая полупроводниковая индустрия по рыночной стоимости и по регионам.

Рыночная стоимость NVIDIA, Broadcom и TSMC составляет более 5 триллионов долларов, что больше, чем у всех остальных компаний отрасли вместе взятых.

Господа Топологи

04 Jan, 07:49


1 января компания Altera официально отделилась от Intel, и теперь прокладывает свой путь в качестве крупнейшей в мире независимой компании по производству ПЛИС.

Господа Топологи

31 Dec, 08:49


#НовыйГодКНамМчится

Господа Топологи

27 Dec, 11:30


Пора подводить итоги года, поэтому немножко статистики от ТГСтат💥

Господа Топологи

25 Dec, 08:39


Привет!

У нас классная новость: YADRO открывает регистрацию на практические курсов для студентов!

На протяжении всего обучения инженеры YADRO будут помогать студентам с разработкой проекта, проводить code review и учить их самостоятельно решать инженерные задачи.

Для потока 2025 года эксперты компании разработали программы по четырем направлениям:
• Верификация систем на кристалле
• DevOps
• Разработка микросервисных приложений на Golang
• Новый курс! Программирование микроконтроллеров RISC-V


Подать заявку можно уже сейчас на нашем сайте. Читайте подробности и регистрируйтесь до 15 января включительно!

Господа Топологи

23 Dec, 12:09


☄️ Ищем крутых специалистов, которые не боятся сложных задач и готовы творить будущее вычислительной техники.

Вакансии:

Инженер-тополог
Если ты можешь превратить схему в реальность на печатной плате, и при этом тебе нравится решать головоломки, – это твое место.

Инженер-конструктор
Ты – мастер железа? Любовь к чертежам и 3D-моделированию? Тогда тебе к нам!

Руководитель проектов (разработка вычислительной техники)
Умеешь организовывать команду и вести проект от идеи до готового продукта? Ты – наш человек!

Ведущий инженер-схемотехник (цифровая схемотехника)
Если ты – гуру цифровой схемотехники, и тебе нравится создавать что-то по-настоящему инновационное, тогда добро пожаловать в команду мечты!

Присылайте ваше резюме ⬇️

😀 на почту [email protected]
😀 в Telegram @HR_GAODI

Больше вакансий смотрите здесь.

#гаоди #ищемталанты

Господа Топологи

22 Dec, 15:34


На просторах интернета наткнулся на схему драйвера лазера, для формирования коротких импульсов с временем от 2 нс. Такие короткие импульсы используются, например в лидарах (LiDAR — Light Detection and Ranging ). Делюсь схемой, может это пригодится для вдохновения :)

Господа Топологи

21 Dec, 09:16


https://www.fresuelectronics.com/challenge-page/pcb-design?programId=2ab3fb23-9aff-42d6-9ece-6862811036cf
PCB Design Mastery
Бесплатный курс

Господа Топологи

21 Dec, 09:16


https://www.fresuelectronics.com/challenge-page/emi-design?programId=39df0f0d-91cf-416c-bb0d-8fa42a2635aa

EMI/EMC Design
Бесплатный курс

Господа Топологи

13 Dec, 22:25


Запись встречи с ГРАН Груп

03:30:15 (00:00:00) - Вступление.

03:30:25 (00:00:12) - Наличие и соответствие военной приемке (приемка №5) на Гран Груп для печатных плат

03:31:17 (00:01:04) - Образование выжженного наплыва для плат с покрытием иммерсионным золотом. Образование контуров в виде продавленной окружности, в переходных отверстиях для теплового контроля на термопаде, в корпусах QFN типа. Усадка переходных отверстий закрытых металлизацией (7 тип IPC-6012) с заполнением переходных отверстий в площадках смолой.

03:37:29 (00:07:15) - Совместимость покрытия HASL для BGA корпуса

03:38:44 (00:08:30) - В каких случаях необходимо применять определенные иммерсионные покрытия (олово,серебро, золото)? В каких случаях стоит применять серебренные и оловянные иммерсионные покрытия.

03:41:12 (00:10:58) - Случаи применения ENIG и ENEPIG покрытия

03:42:33 (00:12:19) - Выбор ENEPIG вместо ImAg для СВЧ плат

03:45:15 (00:14:53) - Применение Hard gold покрытия. Альтернатива применения покрытия Soft gold

03:47:21 (00:17:07) - Требования от Гран Груп при заказе покрытия Soft gold

03:47:57 (00:17:44) - Классификация золотых покрытий по применению и технологиям их нанесения

03:48:50 (00:18:37) - О покрытии Flash gold

03:50:03 (00:19:47) - Возможно восстановить дефект черной площадки? Пригодность платы при наличии дефекта

03:55:27 (00:25:13) - Ремонтопригодность платы при наличии дефекта черной площадки

03:56:31 (00:26:17) - Как на механические характеристики платы влияет использование толстых сборок препрега с ядром 2116, 7628х2, 2116? Особенности влияния толстого препрега на печатные платы с нестандартной формой

04:02:05 (00:32:01) - Можно указать частоту, для которой нужно сохранить импеданс?

04:07:50 (00:37:35) - Можно делать собственные тест-купоны для контроля импеданса, с переходами между различными слоями?

04:10:11 (00:39:57) - Можно расположить препрег с расположением нити по диагонали с углом 45 градусов или под определенным углом?

04:15:38 (00:45:24) - Диэлектрическая постоянная зависит от частоты?

04:17:37 (00:47:23) - Комментарии к дефекту черной площадки

04:19:07 (00:48:53) - Чем возможно заполнение переходных отверстий по 7 типу IPC-6012?

04:24:31 (00:54:18) - Технология уменьшения шероховатости фольги на внешнем слое печатной платы.
Способы уменьшения шероховатости фольги на внешнем слое при производстве печатной платы.
Минимальные возможные значения шероховатости фольги при производстве печатных плат от Гран Груп.

04:32:47 (01:02:30) - Причины появления пятен вокруг переходных отверстий

04:33:47 (01:03:30) - Величина допустимой деформации печатной платы, чтобы избежать её разрушения

04:37:20 (01:07:06) - Отклонение в средней ширине проводника от перетрава и недотрава

04:39:30 (01:09:16) - Связь CIF и ионного загрязнения. Переход на IPС класс Т для продления срока службы.

04:43:40 (01:13:25) - Образование дендритов в меди. Актуальность, способы решения.

04:45:04 (01:14:50) - Наличие в России производства полного цикла для плат класса HDI

04:45:27 (01:15:16) - Какие слои в печатной плате необходимо балансировать по меди и каким способом?

04:47:05 (01:16:51) - О заливке полигоном земли для баланса меди

04:47:52 (01:17:37) - Минимальные пороговые значения меди для её баланса на печатной плате

04:49:20 (01:19:03) - Является ли ошибкой отсутствие заполнения переходных отверстий (глухих и скрытых) в площадках для BGA корпуса на плате HDI выполненной по 5 классу точности?

04:50:46 (01:20:35) - Для посадочного места BGA корпуса с non-collapsing pad (solder mask defind) какой припуск меди в наружу от скрытия маски необходим, и необходимо ли делать его вообще?

04:54:10 (01:23:54) - Реализация технологии pcb copper coin в Гран Груп. Насколько она дорога в производстве?

Господа Топологи

11 Dec, 18:58


Ребят, выпуск записи митапа задерживается в связи с моим провайдером, который внезапно закрылся
🔠

Господа Топологи

11 Dec, 10:46


Тут можно найти все части вебинаров из серии Богатина

Господа Топологи

11 Dec, 05:32


Ваша обратная связь поможет получить актуальные и полезные вебинары

Господа Топологи

11 Dec, 05:32


#ГРАН_спрашивает

💬 Какие темы вебинаров вам интересны?

Коллеги, сейчас мы находимся в процессе планирования наших будущих вебинаров для вас, поэтому нам хотелось бы услышать ваши предпочтения, предложения, мнения о том, что бы вы хотели услышать в будущем, какие темы вам наиболее интересны и актуальны в сфере печатных плат, возможно что-то более значимо и предпочтительно. ✍️ Напишите, пожалуйста, эту информацию в комментариях к этому посту.

Мы обязательно проанализируем все ваши комментарии и постараемся их учесть при формировании наших будущих мероприятий!

🎂 Спасибо вам, что посещаете данные мероприятия! Мы очень ценим ваш интерес и стараемся делать их лучше. Напомним, что записи прошедших вебинаров вы можете найти на наших Youtube и RuTube каналах.

😊 Ваша команда ГРАН!

Господа Топологи

10 Dec, 15:16


Спасибо всем, кто поучаствовал!
Чуть позже соберу в один пост ссылки и материалы, которые были показаны. Видеозапись после монтажа так же будет опубликована :)

Господа Топологи

10 Dec, 15:00


Несколько рекомендации от TI для правильной топологии импульсного (DC/DC) источника питания. Эти рекомендации подойдут и для других импульсных источников, так как принцип работы у них практически одинаковый.

Господа Топологи

10 Dec, 14:36


Live stream finished (1 hour)

Господа Топологи

10 Dec, 12:47


Live stream started

Господа Топологи

10 Dec, 12:11


🍊🍊
Подключайтесь к встрече минут за 5 до начала, пишите вопросы в чат и наши гости постараются на них ответить

Господа Топологи

10 Dec, 08:56


Господа Топологи pinned «💬 ГРАН отвечает идет в гости Коллеги, добрый день! Сегодня будем в гостях на канале @PCB_designers. Начинаем в 16.00. Обсудим в онлайн-режиме вопросы производства печатных плат, их технологическую подготовку, затронем тему контроля качества и многое другое.…»

Господа Топологи

10 Dec, 08:56


💬 ГРАН отвечает идет в гости

Коллеги, добрый день!
Сегодня будем в гостях на канале @PCB_designers. Начинаем в 16.00.

Обсудим в онлайн-режиме вопросы производства печатных плат, их технологическую подготовку, затронем тему контроля качества и многое другое.

Формат встречи:
Вопрос может задать каждый участник. Наши эксперты будут давать ответы и подробно обсуждать их вместе с вами.

Подключайтесь, будет интересно.

Господа Топологи

09 Dec, 17:42


💥Господа топологи, уже завтра в 16:00 - онлайн-встреча с ГРАН Груп.

Подключайтесь по ссылке

Господа Топологи

05 Dec, 13:23


Господа, доброго времени суток.
Необходим PCB инженер на один аутсорный проект.
Схематик сейчас находится на стадии верификации, поэтому хорошо бы было стартануть через 1-2 недели. Из ключевого в схеме:
- Zynq US+ FCG1176
- DDR4 x64+ECC memory down
- 1x SFP+
- VITA 57.1 (трансиверы+2 HP банка)
- 1x USB3 Gen3.1
- питание и по мелочи

Сразу оговорюсь, проект не "война", к странам СНГ не имеет никакого отношения.
Кто может взяться хотя бы на half-time, прошу отписать в ЛС с рейтами и примерами работ. Если у вас нет пет-проектов и все жестко под NDA, то хотя бы несколько скриншотов: DC-DC, роутинг памяти, желательно пару скринов стеков и геометрии дифф.переходов на эти стеки с TDR и S11 по возможности.

Последующее общение желательно в Whatsapp

Господа Топологи

05 Dec, 09:15


Ребят, на какой платформе вам будет удобно с ГРАНом разговор посмотреть /послушать? Свои варианты в комментарии. Ориентировочно сие мероприятие будет 10 декабря в 16.00

Господа Топологи

05 Dec, 09:08


Вера не вывезла тарантиновский диалог, поэтому в пору обратиться к уважаемым подписчикам.

Ищу проектную работу, предпочтительно трассировка плат на микроконтроллерах. В целом могу брать любые задачи по схемотехнике/топологии средней сложности, включая силовые и ВЧ-тракты.

Могу так же в задачи организационного характера, такие как ведение библиотек, перевод ваших проектов в свободное ПО и тд.
Altium / KiCad.

А, еще для работы в РФ у меня открыта самозанятость, для работы в других странах так же проконсультирую по белым способам оплаты.

Господа Топологи

04 Dec, 20:10


Доклады и записи выступлений с конференции HotChips 2024 теперь в открытом доступе! 🎉🎉 🎉

https://hc2024.hotchips.org/

В дополнение — ссылка на сентябрьский пост с разбором некоторых докладов.

🖥

Господа Топологи

04 Dec, 10:23


Best PCB Design and Measurement Practices with Eric Bogatin

Господа Топологи

03 Dec, 13:36


#литература

Господа Топологи

03 Dec, 13:36


Настольная книга для тех кто проектирует печатные платы. Рекомендую к ознакомлению :)

Господа Топологи

03 Dec, 12:03


💥Коллеги, есть предложение.💥 Я приглашаю на созвон двух-трех инженеров из @grangroup, и мы в режиме онлайн задаем им каверзные вопросы про технологии производства ПП.
Хотели бы послушать и поспрашивать?

Господа Топологи

03 Dec, 12:03


Присылайте свои вопросы и заявки на участие сюда:

https://forms.gle/BSck9m3JKp1XStRB7

Господа Топологи

03 Dec, 04:54


Иногда, смотря ютуб на тему электроники, у меня всплывают флэшбэки из прошлого, когда я думаю: «Аааааааааа! Так вот что это за фигня такая тогда была!».‎
Вот недавно у меня произошло то же самое и я написал короткую историю + короткий пересказ видео + вопрос на засыпку в конце.
Но источник всё-таки рекомендую посмотреть полностью. Этот видос, как и все остальные на его канале, очень наглядный и познавательный.

Господа Топологи

01 Dec, 08:02


#работа #вакансия

Контакт @ksn1192

Господа Топологи

01 Dec, 08:02


Разыскивается технолог SMT-монтажа

Удалённо

Производству электроники требуется опытный технолог поверхностного монтажа для консультаций по оптимизации процессов сборки печатных плат.

Цели:
- Консультирование по технологическим процессам SMT-монтажа
- Помощь в отладке термопрофилей пайки
- Рекомендации по выбору материалов и режимов
- Анализ причин возникновения дефектов
- Экспертиза технологической документации
- Консультации персонала по вопросам качества
- Помощь в подготовке трафаретов для нанесения паяльной пасты

Коллеги, если у Вас есть такие знакомые, пожалуйста, перешлите это сообщение им...

Господа Топологи

30 Nov, 11:49


Когда все разумные решения исчерпаны в процессе отладки:
- Прошивка глючит!
- С прошивкой все в порядке, дело в аппаратной части!
А где-то в углу тихо плачет руководитель проекта... 😅

Господа Топологи

29 Nov, 09:43


Присылайте свои вопросы и заявки на участие сюда:

https://forms.gle/BSck9m3JKp1XStRB7

Господа Топологи

29 Nov, 06:01


Успейте принять участие в заключительном мероприятии от FPGA-Systems при поддержке YADRO.

🗓 30 ноября в 11:00
🤝 бесплатное участие
📍 онлайн на популярных платформах:

→ Включайте на VK
→ Включайте на Rutube
→ Включайте на Youtube

Вас будут ждать коллеги с различными экспертизами и темами:

– запуск AMDGPU и работа с HDMI на ПЛИСе
– Chisel/Scala для проектирования RTL цифровых систем
– этап прототипирования в маршруте разработки СнК
– генерация преднамеренных ошибок в UVM-тесте
– индустриальный подход к верификации RISC-V
– применение Extended Useful Skew
– обновления BMTI

Присоединяйтесь!

Господа Топологи

28 Nov, 10:15


Присылайте свои вопросы и заявки на участие сюда:

https://forms.gle/BSck9m3JKp1XStRB7

Господа Топологи

28 Nov, 10:11


https://youtu.be/TsAOAfGCpM8

Господа Топологи

28 Nov, 09:40


💥Коллеги, есть предложение.💥 Я приглашаю на созвон двух-трех инженеров из @grangroup, и мы в режиме онлайн задаем им каверзные вопросы про технологии производства ПП.
Хотели бы послушать и поспрашивать?

Господа Топологи

27 Nov, 10:33


Fundamentals of EMI Tutorial: 3 Simple Pre-compliance Tests You Should Be Performing

Господа Топологи

24 Nov, 14:29


Создали небольшой канал + чат для обсуждения и обмена опытом EDA2PLM интеграций
Здесь вы найдете советы, руководства и экспертные обсуждения по интеграции систем автоматизированного проектирования электроники с PLM-системами. Сделаем сложное простым вместе!

Господа Топологи

09 Nov, 08:04


Компания Siemens близка к приобретению Altair Engineering, что может укрепить ее портфель программного обеспечения в аэрокосмической и автомобильной отраслях, а также в области решений, основанных на искусственном интеллекте. При рыночной стоимости Altair в 9,46 миллиарда долларов эта сделка станет рекордной для Siemens AG.

Недавно Altair заключила партнерство с Altium в области анализа моделирования. Если Siemens завершит приобретение, это может повлиять на данное партнерство, ослабив позиции конкурентов в области анализа.

Эта предстоящая сделка продолжает тенденцию поглощений в отрасли средств автоматизации проектирования, следуя за недавней сделкой Synopsys-Ansys, и указывает на дальнейшие изменения в отрасли.

Господа Топологи

08 Nov, 17:37


Можно сравнить результаты нашего опроса и стату в канале

Господа Топологи

08 Nov, 17:37


🔴 44 неделя 2024

🔹 Схемотехник
• От 3 до 6 лет - 55%
• От 1 года до 3 лет - 44%

🔹 Тополог
• От 3 до 6 лет - 45%
• От 1 года до 3 лет - 45%
• Нет опыта - 9%

🔹 Embedded
• От 1 года до 3 лет - 45%
• От 3 до 6 лет - 43%
• Нет опыта - 6%
• Более 6 лет - 4%

🔹 Конструктор
• От 1 года до 3 лет - 45%
• От 3 до 6 лет - 41%
• Более 6 лет - 7%
• Нет опыта - 5%

🔹 СВЧ инженер
• От 3 до 6 лет - 53%
• От 1 года до 3 лет - 38%
• Нет опыта - 7%

🔹 ПЛИС
• От 3 до 6 лет - 56%
• От 1 года до 3 лет - 31%
• Более 6 лет - 12%

🔹 Монтажник
• От 1 года до 3 лет - 73%
• От 3 до 6 лет - 26%

DevHardware Цены MSK

Господа Топологи

08 Nov, 14:04


Из рубрики проекты для учебы. Плата управления различными механизмами с процессорным модулем Raspberry Pi Compute Module. На плате есть мост Ethernet-USB на чипе LAN9512, часы реального времени RTC на чипе PCF8563, порт RS-485, четыре дискретных входа на оптопарах, четыре входа для аналоговых датчиков с током 4-20мА, восемь силовых выходов и 4 изолированных высоковольтных твердотельных реле на напряжение до 100В. Питание платы от 12В до 24В. Данная плата применялась для автомата мойки автомобилей, управление различными насосами и механизмами. Но её можно применить и для других целей :)

Господа Топологи

08 Nov, 13:29


Коллеги, добрый день!
Приглашаем принять участие в обновленном двухдневном семинаре АРПЭ «Управление проектами разработки электроники» 13-14 ноября в Москве.
Это обновленная версия семинара, который мы проводили в феврале и мае 2024 года. Мы расширили программу, два дня позволят нам подробнее разобрать каждую тему, привести больше практических примеров и привлечь еще нескольких докладчиков, опыт которых еще больше повысит его ценность.
Семинар адресован руководителям проектов продуктовых компаний, контрактным разработчикам, потенциальным руководителям проектов, а также руководителям компаний, занимающихся разработкой электроники.
📍Цель семинара – систематизация и обмен практическим опытом управления проектами разработки электроники.
ПРОГРАММА, УСЛОВИЯ УЧАСТИЯ И РЕГИСТРАЦИЯ >>
ДОКЛАДЧИКИ:
🔹Александр Борисов, руководитель отдела разработки HW беспилотных технологий Яндекс
🔹Кирилл Зуев, руководитель отдела управления проектами Яндекс
🔹Святослав Венский, старший менеджер проектов Яндекс
🔹Евгений Мамаев, руководитель Дизайн-центра электроники ООО "Джи Ди Си Сервисез", Группа компаний ICL
🔹Дмитрий Остапенко, руководитель R&D отдела Яндекс Беспилотные системы
🔹Алексей Дудин, руководитель электронного производства СтарЛайн»
📌 Ожидаем подтверждение еще от нескольких докладчиков.
🔥 Для тех, кто зарегистрировался и оплатил участие в семинаре создан чат в Telegram, где участники могут вносить предложения в программу, задавать вопросы докладчикам.
⏱️ 10:00 - 18:00, 13 и 14 ноября, 2 дня. В программе предусмотрены кофе-брейки и обеды.

Господа Топологи

08 Nov, 07:06


Ну и в честь того, что сегодня #пятница...

Господа Топологи

07 Nov, 20:35


Новые промышленные протоколы SerDes, такие как PCIe Gen6, USB4, а также стандарты 100G per-lane Ethernet и OIF/CEI ставят перед разработчиками печатных плат все более сложные задачи по нескольким направлениям.

С одной стороны, скорости увеличиваются примерно вдвое с каждым поколением. В то же время материал печатных плат часто остается тем же, что и в предыдущих поколениях, чтобы снизить стоимость.

Чтобы компенсировать увеличение потерь при более высоких скоростях передачи данных, применяются сложные методы эквализации. В этом обзоре вы узнаете о преимуществах и недостатках различных типов эквализации.

Господа Топологи

06 Nov, 19:09


Уточнение: опрос для РФ и соседей

Господа топологи

21 Oct, 06:00


#работа #вакансия
ПРОТЕЙ — группа российских ИТ-компаний полного цикла. С 2002 года мы разрабатываем и производим продукты для операторов мобильной и фиксированной связи в России и за рубежом, государственных заказчиков, корпораций.

Мы находимся в поисках специалиста в области разработки печатных плат для устройств связи и отображения информации.

По задачам:
Предстоить разрабатывать (разводить) печатные платы в программном пакете Allegro (если вы работали в другой САПР, это не критично)

По условиям: находимся в пешей доступности от ст.м. Выборгская, гибкое начало/окончание рабочего дня. Предлагаем официальное трудоустройство по ТК, ДМС с первого месяца работы, компенсацию питания и фитнеса.

По з/п готовы отталкиваться от ваших ожиданий.

Подробнее о вакансии можно почитать по ссылке: https://spb.hh.ru/vacancy/108284941

Писать можно: @protei_Vlada

Господа топологи

16 Oct, 08:34


26 октября, осенняя FPGA-Systems совместно с YADRO, Питер и онлайн

Встречаемся в последнюю субботу октября очно или на трансляции — регистрируйтесь, чтобы забронировать место в зале или получить ссылку на стрим на одной из популярных платформ.

В программе:

•‎ Обзор RnD-цикла современных SoC.
• Сложности перехода от FPGA-реализации RTL в ASIC.
• Рассказ о применении FPGA в научной среде.
• Сравнение существующих подходов к прототипированию ASIC и рассказ о собственном решении от YADRO.
• Обзор нового поколения микроконтроллеров для широкого спектра задач.
• Практическое применение отечественного симулятора и синтезатора ПЛИС.
• А также доклады о применении PyUVM и запуске Embedded Linux на Hard & Soft CPU для начинающих.

Участие бесплатное, регистрация обязательна.

До встречи!

p.s. Для офлайн-участников будет доступна демозона с проектами от инженеров YADRO и сообщества.

Господа топологи

16 Oct, 05:01


Изучать чужие дизайны всегда полезно и интересно
На этом сайте вы можете бесплатно скачать проекты различных computer on modules и carrier boards без какой-либо регистрации

Господа топологи

10 Oct, 08:30


🔍 Приглашаем на вебинар «Системы связи в Engee» 12 ноября в 10:00 (по московскому времени).

На вебинаре хотим показать вам применение Engee для разработки систем связи с опорой на методологию модельно-ориентированного проектирования.

Будут разобраны следующие возможности Engee:

применение блоков и функций для обработки сигналов, как заранее записанных, так и сгенерированных в процессе моделирования;
методы, фильтрации и инструменты среды, упрощающие процесс разработки систем связи;
процесс генерации кода из моделей;
процесс интеграции кода в модели и командное управление из командной строки и скриптов Engee.

Кроме того, детально разберём один из популярных протоколов цифровой радиосвязи, построим в Engee модель его физического уровня и подготовим её под генерацию кода.

Не пропустите!
👉 Зарегистрируйтесь на вебинар, чтобы увидеть сравнения MATLAB и Engee.

Господа топологи

08 Oct, 20:50


Ты студент, и у тебя есть желание попробовать себя в проектировании и разработке микросхем? Тогда мы рады сообщить об открытии нового потока Школы синтеза цифровых схем!

Школа синтеза цифровых схем – это школа, организованная при поддержке компании YADRO. Здесь можно узнать больше о перспективных направлениях в индустрии цифрового дизайна и изучить основы разработки цифровых микросхем.

Когда: с октября 2024 по март 2025

Формат участия: полностью онлайн или в одном из более чем 20-ти кластеров по всей России

Как проходят занятия: Обучение состоит из лекций, мастер-классов и практических заданий с использованием специального программного обеспечения и FPGA-плат.

Читай о Школе синтеза подробнее на сайте. Может быть, в твоем университете уже есть один из кластеров, к которому ты сможешь присоединиться!

Ссылка для регистрации: https://engineer.yadro.com/chip-design-school/?utm_source=media&utm_medium=tg&utm_campaign=gospoda

Господа топологи

08 Oct, 10:05


Инструкция как настроить автоматическое обновление для AATK

Господа топологи

07 Oct, 18:20


https://youtu.be/tTuQGKTKdKA

Господа топологи

07 Oct, 12:46


Уверены ли вы, что правильно определяете импеданс цепи при проектировании печатных плат?

Для высокоскоростных/высокочастотных схем импеданс является одним из основополагающих параметров. Он оказывает влияние на согласование линий передачи, а значит — на целостность сигналов и электромагнитную совместимость, которые, в свою очередь, определяют качество печатной платы. Неверный выбор значения импеданса может существенно снизить эффективность платы и даже привести к отказу конечного электронного блока. Именно поэтому крайне важно, чтобы инженер-разработчик умел правильно определять импеданс в цепи.

Читайте статью «Как определить импеданс цепи в печатных платах» в переводе А-КОНТРАКТ.

Реклама. ООО «Авесто». ИНН 7813618950. erid: 2VtzqwVDCWu

#рекламодатель_из_дайджеста

Господа топологи

04 Oct, 14:51


What's new in HyperLynx 2409

Господа топологи

04 Oct, 07:36


Радиосигнал из далекого космоса: 8 миллиардов лет в пути 📡

Астрономы зафиксировали мощный всплеск радиоволн, который преодолел колоссальное расстояние в 8 миллиардов световых лет. Этот сигнал, названный FRB 20220610A, стал одним из самых далеких и энергетически мощных быстрых радиовсплесков (FRB), когда-либо зарегистрированных.

FRB 20220610A высвободил энергию, сопоставимую с 30-летним излучением Солнца, всего за несколько миллисекунд. Природа этих сигналов до сих пор остается загадкой для ученых. Предполагается, что их источником могут быть магнетары - высокоэнергетические остатки взорвавшихся звезд.

Для обнаружения и точного определения источника использовался радиотелескоп ASKAP (Australian Square Kilometre Array Pathfinder). Последующие наблюдения с помощью “Очень Большого Телескопа” Европейской южной обсерватории помогли выявить галактику-источник, которая оказалась самой далекой и старой из всех ранее обнаруженных источников FRB.

Важность этого открытия выходит за рамки астрономии. Быстрые радиовсплески могут помочь решить проблему "недостающей материи" во Вселенной. Профессор Райан Шеннон отмечает, что более половины обычной материи, которая должна существовать сегодня, не обнаружена. FRB позволяют "чувствовать" ионизированное вещество в почти пустом пространстве, позволяя измерять материю между галактиками.

Господа топологи

02 Oct, 17:36


https://habr.com/ru/articles/847582/

Господа топологи

02 Oct, 08:04


What’s new in Xpedition 2409 Library & Data Management

Господа топологи

02 Oct, 05:01


What’s new in Xpedition Layout 2409